Puente H de Mosfets para atacar un motor cc
Disponemos de un puente H de MOSFETS diseñado para atacar un motor cc en dos sentidos. Hacia delante, durante la conducció del mosfet A y D cuando el bit de "Signa" és igual a 1, y hacia atrás (diagonal B, C) cuando el bit de "Signa" és igual a 0. Se tendría que poner un sistema de protección al puente de MOSFETS con el objetivo de producir un retardo en la commutación de 450ms cuando el bit de "Signa" pasa de 1 a 0, i de 500 ms cuando el bit de "Signa" pasa de 0 a 1.
-Se tiene que determinar e implementar las diferentes frecuencias de reloj necesarias (a partir de un cristal oscilador de 100Hz), con el objetivo de implementar los circuitos temporizadores adecuados y los señales de reloj adecuados para cada máquina.
-Diseñar a nivel de bloques, los circuitos para la protección del puente de transistores. Especificad el funcionamiento de cada bloc así como el señal de entrada y de salida necesarios para cada bloque. Especificad, también, las frecuencias utilizadas en el diseño de cada bloque funcional.
Este es el enunciado del problema, ¿alguien me podría ayudar?
Se tendría que hacer con lógica secuencial y combinacional.
PD: adjunto imagen.
Muchas gracias.
Disponemos de un puente H de MOSFETS diseñado para atacar un motor cc en dos sentidos. Hacia delante, durante la conducció del mosfet A y D cuando el bit de "Signa" és igual a 1, y hacia atrás (diagonal B, C) cuando el bit de "Signa" és igual a 0. Se tendría que poner un sistema de protección al puente de MOSFETS con el objetivo de producir un retardo en la commutación de 450ms cuando el bit de "Signa" pasa de 1 a 0, i de 500 ms cuando el bit de "Signa" pasa de 0 a 1.
-Se tiene que determinar e implementar las diferentes frecuencias de reloj necesarias (a partir de un cristal oscilador de 100Hz), con el objetivo de implementar los circuitos temporizadores adecuados y los señales de reloj adecuados para cada máquina.
-Diseñar a nivel de bloques, los circuitos para la protección del puente de transistores. Especificad el funcionamiento de cada bloc así como el señal de entrada y de salida necesarios para cada bloque. Especificad, también, las frecuencias utilizadas en el diseño de cada bloque funcional.
Este es el enunciado del problema, ¿alguien me podría ayudar?
Se tendría que hacer con lógica secuencial y combinacional.
PD: adjunto imagen.
Muchas gracias.