Buenas tardes.
La referencia del PLL se hace en 20KHz (10240/512)
El MC12017 es un Divisor de Doble Módulo, 64/65
El MC12017, unas veces divide entre 64 y otras entre 65, depende del nivel en el Pin 1, este Pin lo controla el MC145152 por el Pin 9 (MC)
Si nos fijamos en el ejemplo del Post #26...
Para obtener una frecuencia de 223,800MHz.
Dividimos este valor entre la división del Prescaler (64)
223800/64 = 3496,875
Este valor lo dividimos entre la referencia (20KHz)
3496,875/20 = 174,84375
A este valor le restamos la parte entera (174)
174,84375 - 174 = ,84375
La parte entera (174) lo pasamos a Binario y es el valor que hay que cargar en N0...N9
La parte Fracional (,84375) la multiplicamos por el Módulo del Prescaler (64)
,84375 x 64 = 54
54 lo pasamos a Binario y es el valor que hay que cargar en A0...A5, y serán las veces que el MC12017 dividirá entre 65
Para obtener esta frecuencia (223,800MHz) habremos dividido 54 veces entre 65 y 120 veces (174-54) entre 64, recordemos que siempre se empieza dividiendo por N+1 (en nuestro caso 65)
Comprobamos...
(54 x 65) + (120 x 64) = 11190
11190 x 20KHz = 223,800MHz
Es así de sencillo
Sal U2