Si, creo que es SSTL 2 las memoria que quiero usar.
Además está el clock, que es diferencial y se deben usar los puertos PLL especiales que tiene la FPGA.
seaarg, me bajé el Quartus 13.1 web, cuando quiero implementar el controlador, inmediatamente me dice que al ser de clase 8 solo puedo alcanzar esos 133MHz que mencionastes, lo cual no me cierra por las características que menciona ALTERA, de todas formas con 133MHz voy bien.
Otra cosa que me pasa con el Quartus, al querer implementar ese controlador DDR, el ALTMEMPHY se queda tratando de generar los archivos necesarios, de hecho lo hace, pero no los agrega nunca en el proyecto, si en la carpeta.
Además está el clock, que es diferencial y se deben usar los puertos PLL especiales que tiene la FPGA.
seaarg, me bajé el Quartus 13.1 web, cuando quiero implementar el controlador, inmediatamente me dice que al ser de clase 8 solo puedo alcanzar esos 133MHz que mencionastes, lo cual no me cierra por las características que menciona ALTERA, de todas formas con 133MHz voy bien.
Otra cosa que me pasa con el Quartus, al querer implementar ese controlador DDR, el ALTMEMPHY se queda tratando de generar los archivos necesarios, de hecho lo hace, pero no los agrega nunca en el proyecto, si en la carpeta.