Hola a todos!
Hace tiempo escribí aquí para pediros un poco de ayuda sobre cómo empezar a diseñar un circuito amplificador diferencial.
Con un poco de tiempo, y con varios amigos, hemos llegado a algo.
El circuito (que espero podáis ver, en una imagen y los archivos de pspice), que tiene alimentación simétrica de +-15V, consta de varias etapas:
-el amplificador diferencial, a cuya salida tenemos una tensión en continua de unos 8V (para que el margen dinámico en corte o saturación sea de 14V)
-un desplazador de nivel poco habitual (se usa uno así por tener limitación de nº de transistores), que baja el nivel de continua a 1.2-1,4 V
-el par darlington, que acaba de bajar esa tension de salida (la salida de todo el amplificador en conjunto) a los 0V pedidos.
Como ya he comentado en la breve explicación de las etapas, hay unas especificaciones que necesita cumplir:
-Al conectar las dos entradas del circuito a cero voltios, la tensión en la borna de salida debe ser: V0 = 0 ± 0,4 V
-A una frecuencia de trabajo de 1kHz, el circuito deberá satisfacer las siguientes especificaciones con las entradas a cero voltios de continua:
• Ganancia en tensión en modo diferencial (Avd) = 120 ± 10%
• Módulo de la impedancia de entrada diferencial (|Zid|) ≥ 200 kΩ
• Margen dinámico de salida (por corte y/o saturación) ≥ 14 Vpp
• Módulo de la impedancia de salida≤ 20 Ω
Y después de esos datos, lo que os pido realmente ayuda, es para los valores de las resistencias, pues por más que pruebo (a veces al azar y otras pensando más) no doy con la "combinación", pues si ahora se cumple el margen dinámico, luego no se cumple la ganancia, y cosas así...
Espero que podáis ayudarme que las resistencias se me resisten!
Saludos!
Hace tiempo escribí aquí para pediros un poco de ayuda sobre cómo empezar a diseñar un circuito amplificador diferencial.
Con un poco de tiempo, y con varios amigos, hemos llegado a algo.
El circuito (que espero podáis ver, en una imagen y los archivos de pspice), que tiene alimentación simétrica de +-15V, consta de varias etapas:
-el amplificador diferencial, a cuya salida tenemos una tensión en continua de unos 8V (para que el margen dinámico en corte o saturación sea de 14V)
-un desplazador de nivel poco habitual (se usa uno así por tener limitación de nº de transistores), que baja el nivel de continua a 1.2-1,4 V
-el par darlington, que acaba de bajar esa tension de salida (la salida de todo el amplificador en conjunto) a los 0V pedidos.
Como ya he comentado en la breve explicación de las etapas, hay unas especificaciones que necesita cumplir:
-Al conectar las dos entradas del circuito a cero voltios, la tensión en la borna de salida debe ser: V0 = 0 ± 0,4 V
-A una frecuencia de trabajo de 1kHz, el circuito deberá satisfacer las siguientes especificaciones con las entradas a cero voltios de continua:
• Ganancia en tensión en modo diferencial (Avd) = 120 ± 10%
• Módulo de la impedancia de entrada diferencial (|Zid|) ≥ 200 kΩ
• Margen dinámico de salida (por corte y/o saturación) ≥ 14 Vpp
• Módulo de la impedancia de salida≤ 20 Ω
Y después de esos datos, lo que os pido realmente ayuda, es para los valores de las resistencias, pues por más que pruebo (a veces al azar y otras pensando más) no doy con la "combinación", pues si ahora se cumple el margen dinámico, luego no se cumple la ganancia, y cosas así...
Espero que podáis ayudarme que las resistencias se me resisten!
Saludos!